Marvell Technology 宣布其 Structera CXL 内存扩展控制器和近内存计算加速器已完成与 DDR4 和 DDR5 解决方案的互操作性测试,从而巩固了其在 Compute Express Link (CXL) 生态系统中的领导地位。 微米, Samsung以及 SK Hynix。此消息建立在 Marvell 先前对 AMD EPYC 处理器和第五代英特尔至强可扩展平台的验证基础之上,使 Structera 成为唯一一款在所有主要 CPU 架构和三大内存供应商之间均经过互操作性验证的 CXL 5 产品组合。
对于超大规模企业和云提供商来说,这一里程碑不仅仅是一个需要打勾的选项。它表明 Structera 已经达到了支持大规模实际部署的成熟度。
互操作性的需求
现代数据驱动的工作负载,尤其是在人工智能、生成式人工智能和高性能计算领域,对内存系统带来了巨大的压力。内存不再仅仅是一个被动组件,而是关键的性能赋能因素。CXL 的日益普及凸显了互操作性和全面生态系统验证的重要性。通过确保跨代 DDR 的平稳运行,Structera 降低了集成风险,简化了认证流程,并帮助 OEM 和云运营商设计能够适应供应链变化的系统,同时仍能满足性能和效率目标。
Structera X 2504 内存扩展控制器
| 特征 | 信息 |
|---|---|
| 标准和接口 | • PCIe 5.0(2.5/5.0/8.0/16.0/32.0 GT/s) • CXL 2.0(8.0/16.0/32.0 GT/秒) • PCIe/CXL 主机接口 • 16 通道物理接口 (PHY) |
| CXL 模式 | • CXL 1.1 独占受限 CXL 设备 (eRCD) 模式 • 省电模式 • 车道反转 • 用于公共参考时钟链路的扩频时钟 • QoS遥测 |
| CPU子系统 | • 基于 Armv9.0-A 和 Armv8.5-A • 高性能乱序 (OOO) 架构,配备 16 个高性能 Arm® Neoverse V2 核心,可减少数据移动并增强并行性 • 高效的多级缓存子系统 • 通过嵌入式硬件安全模块和 Arm TrustZone® 安全启动实现全面的安全保护 • 硬件浮点、SIMD、MMU 和虚拟化功能 • 通过三个特权级别进行安全操作,确保 Arm 软件生态系统内的隔离和兼容性 |
| 内存 | • 支持 DDR5: – 高达 6400 MT/s 的数据速率 – 细分为两个 40 位子通道(32 个数据位、XNUMX 个 ECC 位) – 每个子通道最多 4 个物理等级 – U/R/LRDIMM 和焊接 DRAM – 具有增强 RAS 功能的 DRAM 接口 – MPAM 支持带宽分区和监控 – 使用 XTS-AES 256 对数据进行 DRAM 加密,并可选择地址加扰 |
| 控制和管理 | • 其他 I/O 接口:SPI/QSPI/xSPI、GPIO、UART、I3C、TWSI、I2C/SMBus • 多个嵌入式 Arm Cortex M7 处理器: – 系统控制处理器(SCP) – 管理控制处理器(MCP) – 加密控制处理器(CCP) – PCIe 配置卸载处理器 (PCP) • 使用 Arm Cortex M3 处理器的嵌入式硬件安全模块 (eHSM) • 广泛的电源和热管理能力 • 与 Arm 服务器基础系统架构 (SBSA) 兼容 |
| 压缩 | • 支持四通道 DDR5-3200,带宽 100% • 支持 4K 或 1K 页面大小 • LZ4 算法支持 • 数据完整性保护,包括防毒和压缩后解压 |
| 包装特点 | • 35mm x 35mm 封装,球距为 0.8 mm |
Structera A 2504 内存扩展控制器
| 特征 | 信息 |
|---|---|
| 标准和接口 | • PCIe 5.0(2.5/5.0/8.0/16.0/32.0 GT/s) • CXL 2.0(8.0/16.0/32.0 GT/秒) • PCIe/CXL 主机接口 • 16 通道物理接口 (PHY) |
| CXL 模式 | • CXL 1.1 独占受限 CXL 设备 (eRCD) 模式 • 省电模式 • 车道反转 • 用于公共参考时钟链路的扩频时钟 • QoS遥测 |
| 内存 | • 支持 DDR5: – 高达 6400 MT/s 的数据速率 – 细分为两个 40 位子通道(32 个数据位、XNUMX 个 ECC 位) – 每个子通道最多 4 个物理等级 • U/R/LRDIMM 和焊接 DRAM • 具有增强 RAS 功能的 DRAM 接口 • MPAM 支持带宽分区和监控 • 使用 AES-XTS 256 对数据进行 DRAM 加密,并可选择地址加扰 |
| 控制和管理 | • 其他 I/O 接口:SPI/QSPI/xSPI、GPIO、UART、I3C、TWSI、I2C/SMBus • 多个嵌入式 Arm Cortex M7 处理器: – 系统控制处理器(SCP) – 管理控制处理器(MCP) – 加密控制处理器(CCP) – PCIe 配置卸载处理器 (PCP) • 使用 Arm Cortex M3 处理器的嵌入式硬件安全模块 (eHSM) • 广泛的电源和热管理能力 • 与 Arm 服务器基础系统架构 (SBSA) 兼容 |
| 压缩 | • 支持 4K 或 1K 页面大小 • LZ4 算法支持 • 数据完整性保护,包括防毒和压缩后解压 |
| 包装特点 | • 35mm x 35mm 封装,球距为 0.8 mm |
这种级别的互操作性确保云架构师和基础设施购买者拥有最大的配置灵活性,从而允许进行特定于工作负载的调整,而这在不太成熟的解决方案中是不可能实现的。
超大规模驱动的部署
Marvell 已将互操作性从单纯的技术要求转化为商业优势。Structera 提供灵活的参与模式,使超大规模企业能够根据各种工作负载定制产品配置,无论是标准部署还是高度定制的解决方案。这种灵活性缩短了认证时间,并加快了在基础设施敏捷性至关重要的实时环境中的部署速度。
同时,Marvell 提供 Structera 技术作为硅 IP,为寻求深度集成到定制 SoC 或专用加速器的客户铺平了道路。这种方法使云和系统提供商能够将经过硅测试的 CXL 功能直接嵌入到其设计中,从而提高每瓦性能和成本效率,同时确保与更广泛的 CXL 生态系统兼容。
Structera的影响
行业合作伙伴强调了这一互操作性里程碑的重要性。
Marvell 副总裁兼云内存产品总经理 Praveen Vaidyanathan 指出,随着 AI 和 HPC 工作负载扩展到数百 TB 的内存,消除瓶颈至关重要。他强调,美光与 Marvell 的合作重点是构建可扩展、高效的 CXL 基础设施,为 AI 的发展奠定基础。
SK海力士下一代产品规划主管Uksong Kang表示,通过Structera的验证,内存扩展变得更加便捷和灵活,并强调了它如何为云运营商提供构建面向未来的架构的信心和工具。
总之,这些合作伙伴关系体现了整个价值链的紧密协调,包括内存供应商、CPU 领导者和 Marvell,确保 CXL 的采用面临更少的障碍并提供更高的可预测性。
Structera 投资组合
Marvell 的 Structera 系列针对两种互补的用例,每种用例对于下一代云基础设施都至关重要:
- Structera A(近内存加速器):该平台配备 16 个 Arm Neoverse V2 内核和多个支持 CXL 的内存通道,针对高带宽工作负载进行了优化,例如深度学习推荐模型 (DLRM)、AI 推理和机器学习训练。
- Structera X(内存扩展控制器):这些控制器专为高容量、通用工作负载而设计,可将服务器内存扩展到 TB 级,从而释放内存数据库、分析和 AI 管道等应用程序的性能。
这两个设备系列都是业界首创的,支持四个内存通道,集成内联 LZ4 压缩,并利用先进的 5nm 工艺技术,共同提供超大规模所需的功率效率和密度。
凭借 Structera,Marvell 已将自身定位于快速成熟的 CXL 领域的核心。随着超大规模数据中心运营商、原始设备制造商 (OEM) 和服务提供商寻求可扩展、高效驱动的解决方案来应对日益增长的数据需求,Structera 提供了互操作性、灵活性和生态系统成熟度的罕见组合,可加速采用并降低部署风险。
对于那些设计云规模 AI 基础设施或支持下一代企业工作负载的人来说,Structera 不仅仅是一个 CXL 产品系列,而且是未来数据中心的基础。




Amazon